Octal D-Type Flip-Flop
with 3-State Output
The MC74VHCT374A is an advanced high speed CMOS octal
flip–flop with 3–state output fabricated with silicon gate CMOS
technology. It achieves high speed operation similar to equivalent
Bipolar Schottky TTL while maintaining CMOS low power
dissipation.
This 8–bit D–type flip–flop is controlled by a clock input and an
output enable input. When the output enable input is high, the eight
outputs are in a high impedance state.
The internal circuit is composed of three stages, including a buffer
output which provides high noise immunity and stable output.
The VHCT inputs are compatible with TTL levels. This device can
be used as a level converter for interfacing 3.3V to 5.0V, because it has
full 5V CMOS level output swings.
The VHCT374A input and output (when disabled) structures
provide protection when voltages between 0V and 5.5V are applied,
regardless of the supply voltage. These input and output structures
help prevent device destruction caused by supply voltage
input/output voltage mismatch, battery backup, hot insertion, etc.
High Speed: fmax = 140MHz (Typ) at VCC = 5V
Low Power Dissipation: ICC = 4µA (Max) at TA = 25°C
TTL–Compatible Inputs: VIL = 0.8V; VIH = 2.0V
Power Down Protection Provided on Inputs and Outputs
Balanced Propagation Delays
Designed for 4.5V to 5.5V Operating Range
Low Noise: VOLP = 1.6V (Max)
Pin and Function Compatible with Other Standard Logic Families
Latchup Performance Exceeds 300mA
ESD Performance: HBM > 2000V; Machine Model > 200V
Chip Complexity: 276 FETs or 69 Equivalent Gates
Figure 1. Logic Diagram
DATA
INPUTS
D0
D1
D2
D3
D4
D5
D6
D7 18
17
14
13
8
7
4
3
1
OE
19
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
16
15
12
9
6
5
2
NONINVERTING
OUTPUTS
11
CP
Figure 2. Pin Assignment
Q2
D1
D0
Q0
OE
GND
Q3
D3
D2
Q1 5
4
3
2
1
10
9
8
7
6
14
15
16
17
18
19
20
11
12
13
Q6
D6
D7
Q7
VCC
CP
Q4
D4
D5
Q5
ON Semiconductor
Semiconductor Components Industries, LLC, 2001
March, 2001 – Rev. 2 1Publication Order Number:
MC74VHCT374A/D
MC74VHCT374A
DW SUFFIX
20–LEAD SOIC WIDE PACKAGE
CASE 751D–05
ORDERING INFORMATION
MC74VHCTXXXADW
MC74VHCTXXXADT
MC74VHCTXXXAM
SOIC WIDE
TSSOP
SOIC EIAJ
DT SUFFIX
20–LEAD TSSOP PACKAGE
CASE 948E–02
M SUFFIX
20–LEAD SOIC EIAJ PACKAGE
CASE 967–01
OE CP Q
L
L
L
HL, H,
X
H
L
No Change
Z
INPUTS OUTPUT
FUNCTION TABLE
D
H
L
X
X
MC74VHCT374A
http://onsemi.com
2
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
MAXIMUM RATINGS*
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎ
ÎÎÎÎÎ
Value
ÎÎÎ
ÎÎÎ
Unit
ÎÎÎÎ
ÎÎÎÎ
VCC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Supply Voltage
ÎÎÎÎÎ
ÎÎÎÎÎ
– 0.5 to + 7.0
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
Vin
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Input Voltage
ÎÎÎÎÎ
ÎÎÎÎÎ
– 0.5 to + 7.0
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
Vout
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Output Voltage Outputs in 3–State
High or Low State
ÎÎÎÎÎ
Î
ÎÎÎ
Î
ÎÎÎÎÎ
– 0.5 to + 7.0
– 0.5 to VCC + 0.5
ÎÎÎ
Î
Î
Î
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
IIK
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Input Diode Current
ÎÎÎÎÎ
ÎÎÎÎÎ
– 20
ÎÎÎ
ÎÎÎ
mA
ÎÎÎÎ
ÎÎÎÎ
IOK
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Output Diode Current (VOUT < GND; VOUT > VCC)
ÎÎÎÎÎ
ÎÎÎÎÎ
±20
ÎÎÎ
ÎÎÎ
mA
ÎÎÎÎ
ÎÎÎÎ
Iout
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Output Current, per Pin
ÎÎÎÎÎ
ÎÎÎÎÎ
±25
ÎÎÎ
ÎÎÎ
mA
ÎÎÎÎ
ÎÎÎÎ
ICC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Supply Current, VCC and GND Pins
ÎÎÎÎÎ
ÎÎÎÎÎ
±75
ÎÎÎ
ÎÎÎ
mA
ÎÎÎÎ
ÎÎÎÎ
PD
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Power Dissipation in Still Air, SOIC Packages†
TSSOP Package†
ÎÎÎÎÎ
ÎÎÎÎÎ
500
450
ÎÎÎ
ÎÎÎ
mW
ÎÎÎÎ
ÎÎÎÎ
Tstg
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Storage Temperature
ÎÎÎÎÎ
ÎÎÎÎÎ
– 65 to + 150
ÎÎÎ
ÎÎÎ
C
* Absolute maximum continuous ratings are those values beyond which damage to the device
may occur. Exposure to these conditions or conditions beyond those indicated may
adversely affect device reliability. Functional operation under absolute–maximum–rated
conditions is not implied.
Derating SOIC Packages: – 7 mW/C from 65 to 125C
TSSOP Package: – 6.1 mW/C from 65 to 125C
RECOMMENDED OPERATING CONDITIONS
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎ
ÎÎÎ
Min
ÎÎÎ
ÎÎÎ
Max
Unit
ÎÎÎÎ
ÎÎÎÎ
VCC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Supply Voltage
ÎÎÎ
ÎÎÎ
4.5
ÎÎÎ
ÎÎÎ
5.5
V
ÎÎÎÎ
ÎÎÎÎ
Vin
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Input Voltage
ÎÎÎ
ÎÎÎ
0
ÎÎÎ
ÎÎÎ
5.5
V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
Vout
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Output Voltage Outputs in 3–State
High or Low State
ÎÎÎ
Î
Î
Î
ÎÎÎ
0
0
ÎÎÎ
Î
Î
Î
ÎÎÎ
5.5
VCC
V
ÎÎÎÎ
ÎÎÎÎ
TA
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Operating Temperature
ÎÎÎ
ÎÎÎ
– 40
ÎÎÎ
ÎÎÎ
+ 85
C
ÎÎÎÎ
ÎÎÎÎ
tr, tf
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Input Rise and Fall Time VCC =5.0V ±0.5V
ÎÎÎ
ÎÎÎ
0
ÎÎÎ
ÎÎÎ
20
ns/V
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC ELECTRICAL CHARACTERISTICS
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎ
ÎÎÎ
VCC
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
TA = 25°C
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
TA = – 40 to 85°C
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎ
ÎÎÎ
V
CC
V
ÎÎÎÎ
ÎÎÎÎ
Min
ÎÎÎ
ÎÎÎ
Typ
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎÎ
ÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
Max
Unit
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
VIH
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Minimum High–Level
Input Voltage
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
4.5 to
5.5
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
2.0
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
2.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
Î
V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
VIL
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Maximum Low–Level
Input Voltage
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
4.5 to
5.5
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
0.8
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
0.8
Î
V
ÎÎÎÎ
ÎÎÎÎ
VOH
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Minimum High–Level
Out
p
ut Voltage
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
IOH = – 50µA
ÎÎÎ
ÎÎÎ
4.5
ÎÎÎÎ
ÎÎÎÎ
4.4
ÎÎÎ
ÎÎÎ
4.5
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
4.4
ÎÎÎÎ
ÎÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Output Voltage
Vin = VIH or VIL
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
IOH = – 8mA
ÎÎÎ
ÎÎÎ
4.5
ÎÎÎÎ
ÎÎÎÎ
3.94
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
3.80
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
VOL
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Maximum Low–Level
Out
p
ut Voltage
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
IOL = 50µA
ÎÎÎ
ÎÎÎ
4.5
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
0.0
ÎÎÎÎ
ÎÎÎÎ
0.1
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
0.1
V
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Output Voltage
Vin = VIH or VIL
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
IOL = 8mA
ÎÎÎ
ÎÎÎ
4.5
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
0.36
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
0.44
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
Iin
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Maximum Input
Leakage Current
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Vin = 5.5 V or GND
ÎÎÎ
Î
Î
Î
ÎÎÎ
0 to 5.5
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
±0.1
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
±1.0
Î
µA
ÎÎÎÎ
ÎÎÎÎ
IOZ
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Maximum 3–State
Leakage Current
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Vin = VIL or VIH
Vout = VCC or GND
ÎÎÎ
ÎÎÎ
5.5
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
± 0.25
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
± 2.5
µA
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ICC
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Maximum Quiescent
Supply Current
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Vin = VCC or GND
ÎÎÎ
Î
Î
Î
ÎÎÎ
5.5
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
4.0
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
40.0
Î
µA
This device contains protection
circuitry to guard against damage
due to high static voltages or electric
fields. However, precautions must
be taken to avoid applications of any
voltage higher than maximum rated
voltages to this high–impedance cir-
cuit. For proper operation, Vin and
Vout should be constrained to the
range GND (Vin or Vout) VCC.
Unused inputs must always be
tied to an appropriate logic voltage
level (e.g., either GND or VCC).
Unused outputs must be left open.
MC74VHCT374A
http://onsemi.com
3
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC ELECTRICAL CHARACTERISTICS
Unit
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
TA = – 40 to 85°C
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
TA = 25°C
ÎÎÎ
ÎÎÎ
VCC
V
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎ
ÎÎÎÎ
Symbol
Unit
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎÎ
ÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎÎ
ÎÎÎ
Typ
ÎÎÎÎ
ÎÎÎÎ
Min
ÎÎÎ
ÎÎÎ
VCC
V
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ICCT
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Quiescent Supply
Current
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Per Input: VIN = 3.4V
Other Input: VCC or GND
ÎÎÎ
Î
Î
Î
ÎÎÎ
5.5
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
1.35
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
1.50
Î
mA
ÎÎÎÎ
ÎÎÎÎ
IOPD
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Output Leakage
Current
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
VOUT = 5.5V
ÎÎÎ
ÎÎÎ
0
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
0.5
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
5.0
µA
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
AC ELECTRICAL CHARACTERISTICS (Input tr = tf = 3.0ns)
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
TA = 25°C
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
TA = – 40 to 85°C
ÎÎ
ÎÎ
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎÎ
ÎÎÎÎ
Min
ÎÎÎ
ÎÎÎ
Typ
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎÎ
ÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎ
ÎÎ
Unit
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
fmax
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
Maximum Clock Frequency
(50% Duty Cycle)
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 15pF
CL = 50pF
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
90
85
ÎÎÎ
Î
Î
Î
ÎÎÎ
140
130
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
80
95
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎ
ÎÎ
ÎÎ
MHz
ÎÎÎÎ
ÎÎÎÎ
tPLH,
tPHL
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
Maximum Propagation Delay,
CP to Q
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 15pF
CL = 50pF
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
4.1
5.6
ÎÎÎÎ
ÎÎÎÎ
9.4
10.4
ÎÎÎ
ÎÎÎ
1.0
1.0
ÎÎÎÎ
ÎÎÎÎ
10.5
11.5
ÎÎ
ÎÎ
ns
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
tPZL,
tPZH
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
Output Enable Time,
OE to Q
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 15pF
RL = 1kCL = 50pF
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
6.5
7.3
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
10.2
11.2
ÎÎÎ
Î
Î
Î
ÎÎÎ
1.0
1.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
11.5
12.5
ÎÎ
ÎÎ
ÎÎ
ns
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
tPLZ,
tPHZ
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
Output Disable Time
OE to Q
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 50pF
RL = 1k
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
7.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
11.2
ÎÎÎ
Î
Î
Î
ÎÎÎ
1.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
12.0
ÎÎ
ÎÎ
ÎÎ
ns
ÎÎÎÎ
ÎÎÎÎ
tOSLH,
tOSHL
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
Output to Output Skew
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 50pF
(Note 1.)
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
1.0
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
1.0
ÎÎ
ÎÎ
ns
ÎÎÎÎ
ÎÎÎÎ
Cin
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
Maximum Input Capacitance
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
4
ÎÎÎÎ
ÎÎÎÎ
10
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
10
ÎÎ
ÎÎ
pF
ÎÎÎÎ
Î
ÎÎ
Î
Î
ÎÎ
Î
ÎÎÎÎ
Cout
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
Maximum Three–State Output
Capacitance (Output in
High–Impedance State)
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
Î
Î
Î
ÎÎÎ
9
ÎÎÎÎ
Î
ÎÎ
Î
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎ
ÎÎ
ÎÎ
ÎÎ
pF
Typical @ 25°C, VCC = 5.0V
CPD Power Dissipation Capacitance (Note 2.) 25 pF
1. Parameter guaranteed by design. tOSLH = |tPLHm – tPLHn|, tOSHL = |tPHLm – tPHLn|.
2. CPD is defined as the value of the internal equivalent capacitance which is calculated from the operating current consumption without load.
Average operating current can be obtained by the equation: I CC(OPR) = CPD VCC fin + ICC/8 (per flip–flop). CPD is used to determine the
no–load dynamic power consumption; PD = CPD VCC2 fin + ICC VCC.
NOISE CHARACTERISTICS (Input tr = tf = 3.0ns, CL = 50pF, VCC = 5.0V)
TA = 25°C
Symbol Parameter Typ Max Unit
VOLP Quiet Output Maximum Dynamic VOL 1.2 1.6 V
VOLV Quiet Output Minimum Dynamic VOL –1.2 –1.6 V
VIHD Minimum High Level Dynamic Input Voltage 2.0 V
VILD Maximum Low Level Dynamic Input Voltage 0.8 V
TIMING REQUIREMENTS (Input tr = tf = 3.0ns)
TA = 25°CTA = – 40
to 85°C
Symbol Parameter Test Conditions Typ Limit Limit Unit
twMinimum Pulse Width, CP VCC = 5.0 ± 0.5 V 6.5 8.5 ns
tsu Minimum Setup Time, D to CP VCC = 5.0 ± 0.5 V 2.5 2.5 ns
thMinimum Hold Time, D to CP VCC = 5.0 ± 0.5 V 2.5 2.5 ns
MC74VHCT374A
http://onsemi.com
4
Figure 3. Switching Waveform
3V
1.5V
1.5V
CP
tPLH tPHL
Q
tW
1/fmax
1.5V
1.5V
1.5V
OE
Q
tPZL tPLZ
tPZH tPHZ
3V
HIGH
IMPEDANCE
VOL +0.3V
VOH -0.3V
HIGH
IMPEDANCE
1.5V
D
CP
3V
GND
GND
VALID
th
tsu
1.5V
Q
Figure 4. Switching Waveform
Figure 5. Switching Waveform
Figure 6. Test Circuit
*Includes all probe and jig capacitance
CL*
TEST POINT
DEVICE
UNDER
TEST
OUTPUT
*Includes all probe and jig capacitance
CL*
TEST POINT
DEVICE
UNDER
TEST
OUTPUT
CONNECT TO VCC WHEN
TESTING tPLZ AND tPZL.
CONNECT TO GND WHEN
TESTING tPHZ AND tPZH.
1 k
Figure 7. Test Circuit
Figure 8. Expanded Logic Diagram
D0
3
DQ
C
Q0
2
D1
4
DQ
C
Q1
5
D2
7
DQ
C
Q2
6
D3
8
DQ
C
Q3
9
D4
13
DQ
C
Q4
12
D5
14
DQ
C
Q5
15
D6
17
DQ
C
Q6
16
D7
18
DQ
C
Q7
19
CP
OE
11
1
GND
VOH
VOL
GND
3V
MC74VHCT374A
http://onsemi.com
5
OUTLINE DIMENSIONS
CASE 751D–05
ISSUE F
DW SUFFIX
20
1
11
10
B20X
H10X
C
L
18X A1
A
SEATING
PLANE
hX 45
E
D
M
0.25 M
B
M
0.25 S
AS
B
T
eT
B
A
DIM MIN MAX
MILLIMETERS
A2.35 2.65
A1 0.10 0.25
B0.35 0.49
C0.23 0.32
D12.65 12.95
E7.40 7.60
e1.27 BSC
H10.05 10.55
h0.25 0.75
L0.50 0.90
0 7
NOTES:
1. DIMENSIONS ARE IN MILLIMETERS.
2. INTERPRET DIMENSIONS AND TOLERANCES
PER ASME Y14.5M, 1994.
3. DIMENSIONS D AND E DO NOT INCLUDE MOLD
PROTRUSION.
4. MAXIMUM MOLD PROTRUSION 0.15 PER SIDE.
5. DIMENSION B DOES NOT INCLUDE DAMBAR
PROTRUSION. ALLOWABLE PROTRUSION SHALL
BE 0.13 TOTAL IN EXCESS OF B DIMENSION AT
MAXIMUM MATERIAL CONDITION.

SOIC
MC74VHCT374A
http://onsemi.com
6
OUTLINE DIMENSIONS
CASE 948E–02
ISSUE A
TSSOP
DIM
A
MIN MAX MIN MAX
INCHES
6.60 0.260
MILLIMETERS
B4.30 4.50 0.169 0.177
C1.20 0.047
D0.05 0.15 0.002 0.006
F0.50 0.75 0.020 0.030
G0.65 BSC 0.026 BSC
H0.27 0.37 0.011 0.015
J0.09 0.20 0.004 0.008
J1 0.09 0.16 0.004 0.006
K0.19 0.30 0.007 0.012
K1 0.19 0.25 0.007 0.010
L6.40 BSC 0.252 BSC
M0 8 0 8

NOTES:
1. DIMENSIONING AND TOLERANCING PER ANSI
Y14.5M, 1982.
2. CONTROLLING DIMENSION: MILLIMETER.
3. DIMENSION A DOES NOT INCLUDE MOLD FLASH,
PROTRUSIONS OR GATE BURRS. MOLD FLASH
OR GATE BURRS SHALL NOT EXCEED 0.15
(0.006) PER SIDE.
4. DIMENSION B DOES NOT INCLUDE INTERLEAD
FLASH OR PROTRUSION. INTERLEAD FLASH OR
PROTRUSION SHALL NOT EXCEED 0.25 (0.010)
PER SIDE.
5. DIMENSION K DOES NOT INCLUDE DAMBAR
PROTRUSION. ALLOWABLE DAMBAR
PROTRUSION SHALL BE 0.08 (0.003) TOTAL IN
EXCESS OF THE K DIMENSION AT MAXIMUM
MATERIAL CONDITION.
6. TERMINAL NUMBERS ARE SHOWN FOR
REFERENCE ONLY.
7. DIMENSION A AND B ARE TO BE DETERMINED
AT DATUM PLANE -W-.
ÍÍÍÍ
ÍÍÍÍ
ÍÍÍÍ
110
1120
PIN 1
IDENT
A
B
–T–
0.100 (0.004)
C
DGH
SECTION N–N
K
K1
JJ1
N
N
M
F
–W–
SEATING
PLANE
–V–
–U–
S
U
M
0.10 (0.004) V S
T
20X REFK
L
L/2
2X
S
U0.15 (0.006) T
DETAIL E
0.25 (0.010)
DETAIL E
6.40 0.252
--- ---
S
U0.15 (0.006) T
DT SUFFIX
MC74VHCT374A
http://onsemi.com
7
OUTLINE DIMENSIONS
CASE 967–01
ISSUE O
M SUFFIX
DIM MIN MAX MIN MAX
INCHES
--- 2.05 --- 0.081
MILLIMETERS
0.05 0.20 0.002 0.008
0.35 0.50 0.014 0.020
0.18 0.27 0.007 0.011
12.35 12.80 0.486 0.504
5.10 5.45 0.201 0.215
1.27 BSC 0.050 BSC
7.40 8.20 0.291 0.323
0.50 0.85 0.020 0.033
1.10 1.50 0.043 0.059
0
0.70 0.90 0.028 0.035
--- 0.81 --- 0.032
A1
HE
Q1
LE
10 0
10
NOTES:
1. DIMENSIONING AND TOLERANCING PER ANSI
Y14.5M, 1982.
2. CONTROLLING DIMENSION: MILLIMETER.
3. DIMENSIONS D AND E DO NOT INCLUDE MOLD
FLASH OR PROTRUSIONS AND ARE MEASURED
AT THE PARTING LINE. MOLD FLASH OR
PROTRUSIONS SHALL NOT EXCEED 0.15 (0.006)
PER SIDE.
4. TERMINAL NUMBERS ARE SHOWN FOR
REFERENCE ONLY.
5. THE LEAD WIDTH DIMENSION (b) DOES NOT
INCLUDE DAMBAR PROTRUSION. ALLOWABLE
DAMBAR PROTRUSION SHALL BE 0.08 (0.003)
TOTAL IN EXCESS OF THE LEAD WIDTH
DIMENSION AT MAXIMUM MATERIAL CONDITION.
DAMBAR CANNOT BE LOCATED ON THE LOWER
RADIUS OR THE FOOT. MINIMUM SPACE
BETWEEN PROTRUSIONS AND ADJACENT LEAD
TO BE 0.46 ( 0.018).
HE
A1
LEQ1
c
A
ZD
E
20
110
11
b
M
0.13 (0.005)
e
0.10 (0.004)
VIEW P
DETAIL P
M
L
A
b
c
D
E
e
L
M
Z
SOIC EIAJ
MC74VHCT374A
http://onsemi.com
8
ON Semiconductor and are trademarks of Semiconductor Components Industries, LLC (SCILLC). SCILLC reserves the right to make changes
without further notice to any products herein. SCILLC makes no warranty, representation or guarantee regarding the suitability of its products for any particular
purpose, nor does SCILLC assume any liability arising out of the application or use of any product or circuit, and specifically disclaims any and all liability,
including without limitation special, consequential or incidental damages. “Typical” parameters which may be provided in SCILLC data sheets and/or
specifications can and do vary in different applications and actual performance may vary over time. All operating parameters, including “Typicals” must be
validated for each customer application by customer’s technical experts. SCILLC does not convey any license under its patent rights nor the rights of others.
SCILLC products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other applications
intended to support or sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or
death may occur. Should Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold
SCILLC and its officers, employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable
attorney fees arising out of, directly or indirectly, any claim of personal injury or death associated with such unintended or unauthorized use, even if such claim
alleges that SCILLC was negligent regarding the design or manufacture of the part. SCILLC is an Equal Opportunity/Affirmative Action Employer.
PUBLICATION ORDERING INFORMATION
CENTRAL/SOUTH AMERICA:
Spanish Phone: 303–308–7143 (Mon–Fri 8:00am to 5:00pm MST)
Email: ONlit–spanish@hibbertco.com
Toll–Free from Mexico: Dial 01–800–288–2872 for Access –
then Dial 866–297–9322
ASIA/PACIFIC: LDC for ON Semiconductor – Asia Support
Phone: 1–303–675–2121 (Tue–Fri 9:00am to 1:00pm, Hong Kong Time)
Toll Free from Hong Kong & Singapore:
001–800–4422–3781
Email: ONlit–asia@hibbertco.com
JAPAN: ON Semiconductor , Japan Customer Focus Center
4–32–1 Nishi–Gotanda, Shinagawa–ku, Tokyo, Japan 141–0031
Phone: 81–3–5740–2700
Email: r14525@onsemi.com
ON Semiconductor Website: http://onsemi.com
For additional information, please contact your local
Sales Representative.
MC74VHCT374A/D
NORTH AMERICA Literature Fulfillment:
Literature Distribution Center for ON Semiconductor
P.O. Box 5163, Denver, Colorado 80217 USA
Phone: 303–675–2175 or 800–344–3860 Toll Free USA/Canada
Fax: 303–675–2176 or 800–344–3867 Toll Free USA/Canada
Email: ONlit@hibbertco.com
Fax Response Line: 303–675–2167 or 800–344–3810 Toll Free USA/Canada
N. American Technical Support: 800–282–9855 Toll Free USA/Canada
EUROPE: LDC for ON Semiconductor – European Support
German Phone: (+1) 303–308–7140 (Mon–Fri 2:30pm to 7:00pm CET)
Email: ONlit–german@hibbertco.com
French Phone: (+1) 303–308–7141 (Mon–Fri 2:00pm to 7:00pm CET)
Email: ONlit–french@hibbertco.com
English Phone: (+1) 303–308–7142 (Mon–Fri 12:00pm to 5:00pm GMT)
Email: ONlit@hibbertco.com
EUROPEAN TOLL–FREE ACCESS*: 00–800–4422–3781
*Available from Germany, France, Italy, UK, Ireland