SL27128515(G/T)4(R/S/V)I
Document Part Number 61000-01475-101 July 2000 Page 1
16M X 64 Bits (128MB) 144-Pin Flash SO-DIMM (3.3V Only)
FEATURES
Access Time of 150ns
TTL compatible inputs and outputs
3.3V only power supply
JEDEC standard components
Tin (option “T”) or gold (option “G”) edge connectors
Three power on reset options
- No power on reset: /RST tied to VCC
(Option “V”)
- Power on reset: /RST tied to power supervisor circuit
(Option “R”)
- System control of power on reset: /RST tied to pin 118
(Option “S”)
Intel Part Number RC28F128J3A flash memory
components
Minimum 12,800,000 total write/erase cycles
GENERAL DESCRIPTION
This SiliconTech product is a 16M x 64 bits flash Small Outline
Duel In-line Memory Module (SO-DIMM). This module consists
of eight 16M x 8 bits CMOS flash memory in Easy BGA packages
mounted on a 144-pin glass epoxy substrate. Decoupling
capacitors of 0.1µF are also mounted.
Option “T” provides tin edge connectors and option “G” provides
gold edge connectors. Option “R” provides power on reset
through a power supervisor circuit; option “S” provides system
control of power on reset by connecting the reset signals to Pin
118; and, option “V” provides no power on reset.
The module is intended for mounting into 144-pin SO-DIMM
edge connector sockets keyed for 3.3V power supply. The
module uses the standard programming algorithms for Intel
RC28F128J3A StrataFlash memory components.
“Advanced” indicates that this product is in design engineering and
that it may or may not be moved into production. Parameters may
change.
Advanced
TOLERANCES: ±0.005 UNLESS OTHERWISE SPECIFIED
897
Units: Inches
PACKAGE DIMENSIONS
2.660
0.785
1.000
0.060
0.130
0.181
1.5201.140
A
0.030 R
0.160 D
2 Places
Detail A
0.130
0.146
0.031
0.125 MAX
1.000
0.039–0.003
Web: www.silicontech.com
Email: specinfo@silicontech.com
Document Part Number 61000-01475-101 July 2000 Page 2
144-Pin Flash SO-DIMM
SL27128515(G/T)4(R/S/V)I
PIN CONFIGURATION
Pin Symbols
Pin Symbol Pin Function
A0-A23 Address Inputs
DQ0-DQ63 Data In/Out
/CE0Chip Enable
/WE0-/WE3Write Enable
/OE0-/CE3Output Enable
PD1-PD3Presence Detect
/RST Reset
VDD Power (+3.3V)
VSS Ground
Pin Functions
Pin Locations
1
2
59
60
61
62
143
144
Odd Pins on Front
Even Pins on Back
Pin Symbol
1V
SS
2V
SS
3DQ
0
4DQ
32
5DQ
1
6DQ
33
7DQ
2
8DQ
34
9DQ
3
10 DQ35
11 VDD
12 VDD
13 DQ4
14 DQ36
15 DQ5
16 DQ37
17 DQ6
18 DQ38
19 DQ7
20 DQ39
Pin Symbol
21 VSS
22 VSS
23 /OE0
24 /OE2
25 /WE0
26 /WE2
27 VDD
28 VDD
29 A0
30 A3
31 A1
32 A4
33 A2
34 A5
35 VSS
36 VSS
37 DQ8
38 DQ40
39 DQ9
40 DQ41
Pin Symbol
41 DQ10
42 DQ42
43 DQ11
44 DQ43
45 VDD
46 VDD
47 DQ12
48 DQ44
49 DQ13
50 DQ45
51 DQ14
52 DQ46
53 DQ15
54 DQ47
55 VSS
56 VSS
57 /RST
58 /WP*
59 A14
60 A17
Pin Symbol
61 A15
62 A18
63 VDD
64 VDD
65 A16
66 A19
67 A23
68 A20
69 /CE0
70 /CE1*
71 A25***
72 VPP*
73 A24**
74 A22
75 VSS
76 VSS
77 A21
78 PD2
79 RY/BY*
80 PD3
Pin Symbol
81 VDD
82 VDD
83 DQ16
84 DQ48
85 DQ17
86 DQ49
87 DQ18
88 DQ50
89 DQ19
90 DQ51
91 VSS
92 VSS
93 DQ20
94 DQ52
95 DQ21
96 DQ53
97 DQ22
98 DQ54
99 DQ23
100 DQ55
Pin Symbol
101 VDD
102 VDD
103 A6
104 A7
105 A8
106 A11
107 VSS
108 VSS
109 A9
110 A12
111 A10
112 A13
113 VDD
114 VDD
115 /OE1
116 /OE3
117 /WE1
118 /WE3
119 VSS
120 VSS
Pin Symbol
121 DQ24
122 DQ56
123 DQ25
124 DQ57
125 DQ26
126 DQ58
127 DQ27
128 DQ59
129 VDD
130 VDD
131 DQ28
132 DQ60
133 DQ29
134 DQ61
135 DQ30
136 DQ62
137 DQ31
138 DQ63
139 VSS
140 VSS
Pin Symbol
141 PD1
142 3/5*
143 VDD
144 VDD
* No Connection (Not Used).
** Address A24 is only valid on 256-Mbit densities and above, otherwise, it is a no connect.
*** Address A25 is only valid on 512-Mbit densities. A25 is pre-assigned to pin 71. A25 is not yet defined on the
StrataFlash BGA per Intel; therefore, A25 is added to this specification only, and is not yet routed on the PCB.
Module Chip Max. Pin Symbol
Capacity Used Access PD1PD2PD3
128 MB 28F128J3A 150 ns 0 0 1
1=Open Circuit (No Connection)
0=Connected to VSS
* Pin Connection Changing Available.
Presence Detect Pins*
Document Part Number 61000-01475-101 July 2000 Page 3
144-Pin Flash SO-DIMM
SL27128515(G/T)4(R/S/V)I
FUNCTIONAL BLOCK DIAGRAM
V
DD
V
SS
• • • 0.1µF Capacitors To all flash memory components
A
0
-A
23
/WE
/OE
/OE
/CE
0-2
DQ
1
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
A
0
-A
23
/WE
0
/CE
0
A
0
-A
23
/WE
/CE
0-2
DQ
1
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
A
0
-A
23
/WE
/CE
0-2
DQ
1
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
/WE
1
A
0
-A
23
/WE
/CE
0-2
DQ
1
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
/WE
2
/WE
3
A
0
-A
23
/WE
/CE
0-2
DQ
1
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
A
0
-A
23
/WE
/CE
0-2
DQ
1
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
A
0
-A
23
/WE
/CE
0-2
DQ
1
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
A
0
-A
23
/WE
/CE
0-2
DQ
1
DQ
0
DQ
0
DQ
0
DQ
0
DQ
0
DQ
0
DQ
0
DQ
0
DQ
2
DQ
3
DQ
4
DQ
5
DQ
6
DQ
7
/RP
/RP
/RP
/RP
/RP
/RP
/RP
/RP
/RST
DQ
0
-DQ
7
DQ
8
-DQ
15
DQ
16
-DQ
23
DQ
24
-DQ
31
DQ
32
-DQ
39
DQ
40
-DQ
47
DQ
48
-DQ
55
DQ
56
-DQ
63
NOTE: /RST optionally tied to VDD,
pin 118 of module edge connector,
or a power supervisor circuit.
/BYTE of all flash memory
components is tied to VSS.
STS of all flash memory components
is tied to VDD through a pull-up resistor.
/CE0, /CE1, and /CE2 of all flash memory
components are tied together.
VPEN of all flash memory is tied to VDD.
/OE
0
/OE
/OE
/OE
1
/OE
/OE
/OE
2
/OE
/OE
/OE
3