
SEMICONDUCTOR TECHNICAL DATA
1REV 0
Motorola, Inc. 1997
6/97
  
  
The MC74VHCT374A is an advanced high speed CMOS octal flip–flop
with 3–state output fabricated with silicon gate CMOS technology. It
achieves high speed operation similar to equivalent Bipolar Schottky TTL
while maintaining CMOS low power dissipation.
This 8–bit D–type flip–flop is controlled by a clock input and an output
enable input. When the output enable input is high, the eight outputs are in a
high impedance state.
The internal circuit is composed of three stages, including a buffer output
which provides high noise immunity and stable output.
The VHCT inputs are compatible with TTL levels. This device can be used
as a level converter for interfacing 3.3V to 5.0V, because it has full 5V CMOS
level output swings.
The VHCT374A input and output (when disabled) structures provide
protection when voltages between 0V and 5.5V are applied, regardless of
the supply voltage. These input and output structures help prevent device
destruction caused by supply voltage input/output voltage mismatch,
battery backup, hot insertion, etc.
High Speed: fmax = 140MHz (Typ) at VCC = 5V
Low Power Dissipation: ICC = 4µA (Max) at TA = 25°C
TTL–Compatible Inputs: VIL = 0.8V; VIH = 2.0V
Power Down Protection Provided on Inputs and Outputs
Balanced Propagation Delays
Designed for 4.5V to 5.5V Operating Range
Low Noise: VOLP = 1.6V (Max)
Pin and Function Compatible with Other Standard Logic Families
Latchup Performance Exceeds 300mA
ESD Performance: HBM > 2000V; Machine Model > 200V
Chip Complexity: 276 FETs or 69 Equivalent Gates
LOGIC DIAGRAM
DATA
INPUTS
D0
D1
D2
D3
D4
D5
D6
D7 18
17
14
13
8
7
4
3
1
OE
19
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
16
15
12
9
6
5
2
NONINVERTING
OUTPUTS
11
CP
OE CP Q
L
L
L
HL, H,
X
H
L
No Change
Z
INPUTS OUTPUT
FUNCTION TABLE
D
H
L
X
X

DW SUFFIX
20–LEAD SOIC PACKAGE
CASE 751D–04
ORDERING INFORMATION
MC74VHCTXXXADW
MC74VHCTXXXADT
MC74VHCTXXXAM
SOIC
TSSOP
SOIC EIAJ
DT SUFFIX
20–LEAD TSSOP PACKAGE
CASE 948E–02
PIN ASSIGNMENT
Q2
D1
D0
Q0
OE
GND
Q3
D3
D2
Q1 5
4
3
2
1
10
9
8
7
6
14
15
16
17
18
19
20
11
12
13
Q6
D6
D7
Q7
VCC
CP
Q4
D4
D5
Q5
M SUFFIX
20–LEAD SOIC EIAJ PACKAGE
CASE 967–01
MC74VHCT374A
MOTOROLA VHC Data – Advanced CMOS Logic
DL203 — Rev 1
2
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
MAXIMUM RATINGS*
ÎÎÎ
ÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
Value
ÎÎÎ
ÎÎÎ
Unit
ÎÎÎ
ÎÎÎ
VCC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Supply Voltage
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
– 0.5 to + 7.0
ÎÎÎ
ÎÎÎ
V
ÎÎÎ
ÎÎÎ
Vin
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Input Voltage
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
– 0.5 to + 7.0
ÎÎÎ
ÎÎÎ
V
ÎÎÎ
Î
Î
Î
ÎÎÎ
Vout
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Output Voltage Outputs in 3–State
High or Low State
ÎÎÎÎÎÎ
Î
ÎÎÎÎ
Î
ÎÎÎÎÎÎ
– 0.5 to + 7.0
– 0.5 to VCC + 0.5
ÎÎÎ
Î
Î
Î
ÎÎÎ
V
ÎÎÎ
ÎÎÎ
IIK
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Input Diode Current
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
– 20
ÎÎÎ
ÎÎÎ
mA
ÎÎÎ
ÎÎÎ
IOK
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Output Diode Current (VOUT < GND; VOUT > VCC)
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
±20
ÎÎÎ
ÎÎÎ
mA
ÎÎÎ
ÎÎÎ
Iout
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Output Current, per Pin
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
±25
ÎÎÎ
ÎÎÎ
mA
ÎÎÎ
ÎÎÎ
ICC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Supply Current, VCC and GND Pins
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
±75
ÎÎÎ
ÎÎÎ
mA
ÎÎÎ
Î
Î
Î
ÎÎÎ
PD
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Power Dissipation in Still Air, SOIC Packages†
TSSOP Package†
ÎÎÎÎÎÎ
Î
ÎÎÎÎ
Î
ÎÎÎÎÎÎ
500
450
ÎÎÎ
Î
Î
Î
ÎÎÎ
mW
ÎÎÎ
Î
Î
Î
ÎÎÎ
Tstg
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Storage Temperature
ÎÎÎÎÎÎ
Î
ÎÎÎÎ
Î
ÎÎÎÎÎÎ
– 65 to + 150
ÎÎÎ
Î
Î
Î
ÎÎÎ
_
C
* Absolute maximum continuous ratings are those values beyond which damage to the device
may occur . Exposure to these conditions or conditions beyond those indicated may adversely
affect device reliability . Functional operation under absolute–maximum–rated conditions is not
implied.
Derating SOIC Packages: – 7 mW/
_
C from 65
_
to 125
_
C
TSSOP Package: – 6.1 mW/
_
C from 65
_
to 125
_
C
RECOMMENDED OPERATING CONDITIONS
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎ
ÎÎÎ
Min
ÎÎÎ
ÎÎÎ
Max
ÎÎÎ
ÎÎÎ
Unit
ÎÎÎÎ
ÎÎÎÎ
VCC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Supply Voltage
ÎÎÎ
ÎÎÎ
4.5
ÎÎÎ
ÎÎÎ
5.5
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
Vin
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Input Voltage
ÎÎÎ
ÎÎÎ
0
ÎÎÎ
ÎÎÎ
5.5
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
Vout
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Output Voltage Outputs in 3–State
High or Low State
ÎÎÎ
Î
Î
Î
ÎÎÎ
0
0
ÎÎÎ
Î
Î
Î
ÎÎÎ
5.5
VCC
ÎÎÎ
Î
Î
Î
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
TA
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Operating Temperature
ÎÎÎ
ÎÎÎ
– 40
ÎÎÎ
ÎÎÎ
+ 85
ÎÎÎ
ÎÎÎ
_
C
ÎÎÎÎ
ÎÎÎÎ
tr, tf
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Input Rise and Fall T ime VCC =5.0V ±0.5V
ÎÎÎ
ÎÎÎ
0
ÎÎÎ
ÎÎÎ
20
ÎÎÎ
ÎÎÎ
ns/V
DC ELECTRICAL CHARACTERISTICS
ÎÎÎÎ
ÎÎÎÎ
Sbl
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
P
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
T C di i
ÎÎÎÎ
ÎÎÎÎ
V
CC
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
TA = 25°C
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
TA = – 40 to 85°C
ÎÎ
ÎÎ
Ui
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎÎ
ÎÎÎÎ
VCC
V
ÎÎÎ
ÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
Typ
ÎÎÎ
ÎÎÎ
Max
ÎÎÎÎ
ÎÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎ
ÎÎ
Unit
ÎÎÎÎ
ÎÎÎÎ
VIH
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Minimum High–Level
Input Voltage
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
4.5 to
5.5
ÎÎÎ
ÎÎÎ
2.0
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
2.0
ÎÎÎÎ
ÎÎÎÎ
ÎÎ
ÎÎ
V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
VIL
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Maximum Low–Level
Input Voltage
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
4.5 to
5.5
ÎÎÎ
ÎÎ
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
ÎÎ
Î
ÎÎÎ
0.8
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
0.8
ÎÎ
Î
Î
ÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
VOH
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Minimum High–Level
Output Voltage
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
IOH = – 50µA
ÎÎÎÎ
ÎÎÎÎ
4.5
ÎÎÎ
ÎÎÎ
4.4
ÎÎÎÎ
ÎÎÎÎ
4.5
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
4.4
ÎÎÎÎ
ÎÎÎÎ
ÎÎ
ÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Output
Voltage
Vin = VIH or VIL
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
IOH = – 8mA
ÎÎÎÎ
ÎÎÎÎ
4.5
ÎÎÎ
ÎÎÎ
3.94
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
3.80
ÎÎÎÎ
ÎÎÎÎ
ÎÎ
ÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
VOL
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Maximum Low–Level
Output Voltage
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
IOL = 50µA
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
4.5
ÎÎÎ
ÎÎ
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
0.0
ÎÎÎ
ÎÎ
Î
ÎÎÎ
0.1
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
0.1
ÎÎ
Î
Î
ÎÎ
V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Output
Voltage
Vin = VIH or VIL
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
IOL = 8mA
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
4.5
ÎÎÎ
ÎÎ
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
ÎÎ
Î
ÎÎÎ
0.36
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
0.44
ÎÎ
Î
Î
ÎÎ
ÎÎÎÎ
ÎÎÎÎ
Iin
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Maximum Input
Leakage Current
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Vin = 5.5 V or GND
ÎÎÎÎ
ÎÎÎÎ
0 to 5.5
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
±0.1
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
±1.0
ÎÎ
ÎÎ
µA
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
IOZ
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Maximum 3–State
Leakage Current
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Vin = VIL or VIH
Vout = VCC or GND
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
5.5
ÎÎÎ
ÎÎ
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
ÎÎ
Î
ÎÎÎ
± 0.25
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
± 2.5
ÎÎ
Î
Î
ÎÎ
µA
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ICC
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Maximum Quiescent
Supply Current
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Vin = VCC or GND
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
5.5
ÎÎÎ
ÎÎ
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
ÎÎ
Î
ÎÎÎ
4.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
40.0
ÎÎ
Î
Î
ÎÎ
µA
This device contains protection
circuitry to guard against damage
due to high static voltages or electric
fields. However, precautions must
be taken to avoid applications of any
voltage higher than maximum rated
voltages to this high–impedance cir-
cuit. For proper operation, Vin and
Vout should be constrained to the
range GND
v
(Vin or V out)
v
VCC.
Unused inputs must always be
tied to an appropriate logic voltage
level (e.g., either GND or VCC).
Unused outputs must be left open.
MC74VHCT374A
VHC Data – Advanced CMOS Logic
DL203 — Rev 1 3 MOTOROLA
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC ELECTRICAL CHARACTERISTICS
ÎÎ
ÎÎ
Unit
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
TA = – 40 to 85°C
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
TA = 25°C
ÎÎÎÎ
ÎÎÎÎ
VCC
V
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎ
ÎÎ
Unit
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎÎÎ
ÎÎÎÎ
Min
ÎÎÎ
ÎÎÎ
Max
ÎÎÎÎ
ÎÎÎÎ
Typ
ÎÎÎ
ÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
VCC
V
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ICCT
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Quiescent Supply
Current
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Per Input: VIN = 3.4V
Other Input: VCC or GND
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
5.5
ÎÎÎ
ÎÎ
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
ÎÎ
Î
ÎÎÎ
1.35
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
1.50
ÎÎ
Î
Î
ÎÎ
mA
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
IOPD
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Output Leakage
Current
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
VOUT = 5.5V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
0
ÎÎÎ
ÎÎ
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
ÎÎ
Î
ÎÎÎ
0.5
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
5.0
ÎÎ
Î
Î
ÎÎ
µA
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
AC ELECTRICAL CHARACTERISTICS (Input tr = tf = 3.0ns)
ÎÎÎÎ
ÎÎÎÎ
Sbl
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
P
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
T C di i
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
TA = 25°C
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
TA = – 40 to 85°C
ÎÎ
ÎÎ
Ui
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
Test Conditions
ÎÎÎÎ
ÎÎÎÎ
Min
ÎÎÎ
ÎÎÎ
Typ
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎÎ
ÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
Max
ÎÎ
ÎÎ
Unit
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
fmax
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Maximum Clock Frequency
(50% Duty Cycle)
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 15pF
CL = 50pF
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
90
85
ÎÎÎ
Î
Î
Î
ÎÎÎ
140
130
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
80
95
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎ
ÎÎ
ÎÎ
MHz
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
tPLH,
tPHL
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Maximum Propagation Delay,
CP to Q
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 15pF
CL = 50pF
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
4.1
5.6
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
9.4
10.4
ÎÎÎ
Î
Î
Î
ÎÎÎ
1.0
1.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
10.5
11.5
ÎÎ
ÎÎ
ÎÎ
ns
ÎÎÎÎ
ÎÎÎÎ
tPZL,
tPZH
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Output Enable T ime,
OE to Q
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 15pF
RL = 1kCL = 50pF
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
6.5
7.3
ÎÎÎÎ
ÎÎÎÎ
10.2
11.2
ÎÎÎ
ÎÎÎ
1.0
1.0
ÎÎÎÎ
ÎÎÎÎ
11.5
12.5
ÎÎ
ÎÎ
ns
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
tPLZ,
tPHZ
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Output Disable T ime
OE to Q
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 50pF
RL = 1k
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
7.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
11.2
ÎÎÎ
Î
Î
Î
ÎÎÎ
1.0
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
12.0
ÎÎ
ÎÎ
ÎÎ
ns
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
tOSLH,
tOSHL
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Output to Output Skew
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
VCC = 5.0 ± 0.5V CL = 50pF
(Note NO TAG)
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
1.0
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
1.0
ÎÎ
ÎÎ
ÎÎ
ns
ÎÎÎÎ
ÎÎÎÎ
Cin
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Maximum Input Capacitance
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎ
ÎÎÎ
4
ÎÎÎÎ
ÎÎÎÎ
10
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
10
ÎÎ
ÎÎ
pF
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
Cout
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Maximum Three–State Output
Capacitance (Output in
High–Impedance State)
ÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
9
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎÎ
Î
Î
Î
ÎÎÎ
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
ÎÎ
ÎÎ
ÎÎ
pF
C
P Di i i C i (N NO TAG)
Typical @ 25°C, VCC = 5.0V
F
CPD Power Dissipation Capacitance (Note NO TAG) 25 pF
1. Parameter guaranteed by design. tOSLH = |tPLHm – tPLHn|, tOSHL = |tPHLm – tPHLn|.
2. CPD is defined as the value of the internal equivalent capacitance which is calculated from the operating current consumption without load.
Average operating current can be obtained by the equation: ICC(OPR) = CPD
VCC
fin + ICC/8 (per flip–flop). CPD is used to determine the
no–load dynamic power consumption; PD = CPD
VCC2
fin + ICC
VCC.
NOISE CHARACTERISTICS (Input tr = tf = 3.0ns, CL = 50pF, VCC = 5.0V)
Sbl
P
TA = 25°C
Ui
Symbol Parameter Typ Max Unit
VOLP Quiet Output Maximum Dynamic VOL 1.2 1.6 V
VOLV Quiet Output Minimum Dynamic VOL –1.2 –1.6 V
VIHD Minimum High Level Dynamic Input Voltage 2.0 V
VILD Maximum Low Level Dynamic Input Voltage 0.8 V
TIMING REQUIREMENTS (Input tr = tf = 3.0ns)
Sbl
P
T C di i
TA = 25°CTA = – 40
to 85°C
Ui
Symbol Parameter Test Conditions Typ Limit Limit Unit
twMinimum Pulse Width, CP VCC = 5.0 ± 0.5 V 6.5 8.5 ns
tsu Minimum Setup Time, D to CP VCC = 5.0 ± 0.5 V 2.5 2.5 ns
thMinimum Hold Time, D to CP VCC = 5.0 ± 0.5 V 2.5 2.5 ns
MC74VHCT374A
MOTOROLA VHC Data – Advanced CMOS Logic
DL203 — Rev 1
4
Figure 1.
3V
1.5V
1.5V
CP
tPLH tPHL
Q
tW1/fmax
1.5V
1.5V
1.5V
OE
Q
tPZL tPLZ
tPZH tPHZ
3V
HIGH
IMPEDANCE
VOL +0.3V
VOH –0.3V
HIGH
IMPEDANCE
1.5V
D
CP
3V
GND
GND
VALID
th
tsu
1.5V
Q
Figure 2.
Figure 3.
SWITCHING WAVEFORMS
Figure 4.
*Includes all probe and jig capacitance
CL*
TEST POINT
DEVICE
UNDER
TEST
OUTPUT
*Includes all probe and jig capacitance
CL*
TEST POINT
DEVICE
UNDER
TEST
OUTPUT CONNECT TO VCC WHEN
TESTING tPLZ AND tPZL.
CONNECT TO GND WHEN
TESTING tPHZ AND tPZH.
1 k
Figure 5.
TEST CIRCUITS
EXPANDED LOGIC DIAGRAM
D03
DQ
C
Q02
D14
DQ
C
Q15
D27
DQ
C
Q26
D38
DQ
C
Q39
D413
DQ
C
Q412
D514
DQ
C
Q515
D617
DQ
C
Q616
D718
DQ
C
Q719
CP
OE
11
1
GND
VOH
VOL
GND
3V
MC74VHCT374A
VHC Data – Advanced CMOS Logic
DL203 — Rev 1 5 MOTOROLA
OUTLINE DIMENSIONS
DW SUFFIX
PLASTIC SOIC PACKAGE
CASE 751D–04
ISSUE E
NOTES:
1. DIMENSIONING AND TOLERANCING PER
ANSI Y14.5M, 1982.
2. CONTROLLING DIMENSION: MILLIMETER.
3. DIMENSIONS A AND B DO NOT INCLUDE
MOLD PROTRUSION.
4. MAXIMUM MOLD PROTRUSION 0.150
(0.006) PER SIDE.
5. DIMENSION D DOES NOT INCLUDE
DAMBAR PROTRUSION. ALLOWABLE
DAMBAR PROTRUSION SHALL BE 0.13
(0.005) TOTAL IN EXCESS OF D DIMENSION
AT MAXIMUM MATERIAL CONDITION.
–A–
–B–
20
1
11
10
S
A
M
0.010 (0.25) B S
T
D20X
M
B
M
0.010 (0.25)
P10X
J
F
G
18X K
C
–T–
SEATING
PLANE
M
RX 45
_
DIM MIN MAX MIN MAX
INCHESMILLIMETERS
A12.65 12.95 0.499 0.510
B7.40 7.60 0.292 0.299
C2.35 2.65 0.093 0.104
D0.35 0.49 0.014 0.019
F0.50 0.90 0.020 0.035
G1.27 BSC 0.050 BSC
J0.25 0.32 0.010 0.012
K0.10 0.25 0.004 0.009
M0 7 0 7
P10.05 10.55 0.395 0.415
R0.25 0.75 0.010 0.029
____
DT SUFFIX
PLASTIC TSSOP PACKAGE
CASE 948E–02
ISSUE A
DIM
AMIN MAX MIN MAX
INCHES
6.60 0.260
MILLIMETERS
B4.30 4.50 0.169 0.177
C1.20 0.047
D0.05 0.15 0.002 0.006
F0.50 0.75 0.020 0.030
G0.65 BSC 0.026 BSC
H0.27 0.37 0.011 0.015
J0.09 0.20 0.004 0.008
J1 0.09 0.16 0.004 0.006
K0.19 0.30 0.007 0.012
K1 0.19 0.25 0.007 0.010
L6.40 BSC 0.252 BSC
M0 8 0 8
____
NOTES:
1. DIMENSIONING AND TOLERANCING PER ANSI
Y14.5M, 1982.
2. CONTROLLING DIMENSION: MILLIMETER.
3. DIMENSION A DOES NOT INCLUDE MOLD FLASH,
PROTRUSIONS OR GATE BURRS. MOLD FLASH
OR GATE BURRS SHALL NOT EXCEED 0.15
(0.006) PER SIDE.
4. DIMENSION B DOES NOT INCLUDE INTERLEAD
FLASH OR PROTRUSION. INTERLEAD FLASH OR
PROTRUSION SHALL NOT EXCEED 0.25 (0.010)
PER SIDE.
5. DIMENSION K DOES NOT INCLUDE DAMBAR
PROTRUSION. ALLOWABLE DAMBAR
PROTRUSION SHALL BE 0.08 (0.003) TOTAL IN
EXCESS OF THE K DIMENSION AT MAXIMUM
MATERIAL CONDITION.
6. TERMINAL NUMBERS ARE SHOWN FOR
REFERENCE ONLY.
7. DIMENSION A AND B ARE TO BE DETERMINED
AT DATUM PLANE –W–.
ÍÍÍÍ
ÍÍÍÍ
ÍÍÍÍ
110
1120
PIN 1
IDENT
A
B
–T–
0.100 (0.004)
C
DGH
SECTION N–N
K
K1
JJ1
N
N
M
F
–W–
SEATING
PLANE
–V–
–U–
S
U
M
0.10 (0.004) V S
T
20X REFK
L
L/2
2X
S
U0.15 (0.006) T
DETAIL E
0.25 (0.010)
DETAIL E
6.40 0.252
––– –––
S
U0.15 (0.006) T
MC74VHCT374A
MOTOROLA VHC Data – Advanced CMOS Logic
DL203 — Rev 1
6
OUTLINE DIMENSIONS
M SUFFIX
PLASTIC SOIC EIAJ PACKAGE
CASE 967–01
ISSUE O
DIM MIN MAX MIN MAX
INCHES
––– 2.05 ––– 0.081
MILLIMETERS
0.05 0.20 0.002 0.008
0.35 0.50 0.014 0.020
0.18 0.27 0.007 0.011
12.35 12.80 0.486 0.504
5.10 5.45 0.201 0.215
1.27 BSC 0.050 BSC
7.40 8.20 0.291 0.323
0.50 0.85 0.020 0.033
1.10 1.50 0.043 0.059
0
0.70 0.90 0.028 0.035
––– 0.81 ––– 0.032
A1
HE
Q1
LE
_
10
_
0
_
10
_
NOTES:
1. DIMENSIONING AND TOLERANCING PER ANSI
Y14.5M, 1982.
2. CONTROLLING DIMENSION: MILLIMETER.
3. DIMENSIONS D AND E DO NOT INCLUDE MOLD
FLASH OR PROTRUSIONS AND ARE MEASURED
AT THE PARTING LINE. MOLD FLASH OR
PROTRUSIONS SHALL NOT EXCEED 0.15 (0.006)
PER SIDE.
4. TERMINAL NUMBERS ARE SHOWN FOR
REFERENCE ONLY.
5. THE LEAD WIDTH DIMENSION (b) DOES NOT
INCLUDE DAMBAR PROTRUSION. ALLOWABLE
DAMBAR PROTRUSION SHALL BE 0.08 (0.003)
TOTAL IN EXCESS OF THE LEAD WIDTH
DIMENSION AT MAXIMUM MATERIAL CONDITION.
DAMBAR CANNOT BE LOCATED ON THE LOWER
RADIUS OR THE FOOT. MINIMUM SPACE
BETWEEN PROTRUSIONS AND ADJACENT LEAD
TO BE 0.46 ( 0.018).
HE
A1
LEQ1
_
c
A
ZD
E
20
110
11
b
M
0.13 (0.005)
e
0.10 (0.004)
VIEW P
DETAIL P
M
L
A
b
c
D
E
e
L
M
Z
Motorola reserves the right to make changes without further notice to any products herein. Motorola makes no warranty, representation or guarantee regarding
the suitability of its products for any particular purpose, nor does Motorola assume any liability arising out of the application or use of any product or circuit, and
specifically disclaims any and all liability, including without limitation consequential or incidental damages. “Typical” parameters which may be provided in Motorola
data sheets and/or specifications can and do vary in different applications and actual performance may vary over time. All operating parameters, including “Typicals”
must be validated for each customer application by customer’s technical experts. Motorola does not convey any license under its patent rights nor the rights of
others. Motorola products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other
applications intended to support or sustain life, or for any other application in which the failure of the Motorola product could create a situation where personal injury
or death may occur. Should Buyer purchase or use Motorola products for any such unintended or unauthorized application, Buyer shall indemnify and hold Motorola
and its officers, employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees
arising out of, directly or indirectly, any claim of personal injury or death associated with such unintended or unauthorized use, even if such claim alleges that
Motorola was negligent regarding the design or manufacture of the part. Motorola and are registered trademarks of Motorola, Inc. Motorola, Inc. is an Equal
Opportunity/Af firmative Action Employer.
MC74VHCT374A/D
Mfax is a trademark of Motorola, Inc.
How to reach us:
USA/EUROPE/Locations Not Listed: Motorola Literature Distribution; JAPAN: Nippon Motorola Ltd.: SPD, Strategic Planning Office, 4–32–1,
P.O. Box 5405, Denver, Colorado 80217. 303–675–2140 or 1–800–441–2447 Nishi–Gotanda, Shinagawa–ku, Tokyo 141, Japan. 81–3–5487–8488
Mfax: RMFAX0@email.sps.mot.com – TOUCHTONE 602–244–6609 ASIA/PACIFIC: Motorola Semiconductors H.K. Ltd.; 8B Tai Ping Industrial Park,
– US & Canada ONLY 1–800–774–1848 51 Ting Kok Road, Tai Po, N.T., Hong Kong. 852–26629298
INTERNET: http://motorola.com/sps